2025年4月1日
星期二
|
欢迎来到维普•公共文化服务平台
登录
|
进入后台
[
APP下载]
[
APP下载]
扫一扫,既下载
全民阅读
职业技能
专家智库
参考咨询
您的位置:
专家智库
>
>
贾茜茜
作品数:
2
被引量:16
H指数:2
供职机构:
中国地质大学机械与电子信息学院
更多>>
相关领域:
电子电信
更多>>
合作作者
霍兴华
中国地质大学机械与电子信息学院
姚亚峰
中国地质大学机械与电子信息学院
陈登
中国地质大学机械与电子信息学院
刘建
中国地质大学机械与电子信息学院
作品列表
供职机构
相关作者
所获基金
研究领域
题名
作者
机构
关键词
文摘
任意字段
作者
题名
机构
关键词
文摘
任意字段
在结果中检索
文献类型
2篇
中文期刊文章
领域
2篇
电子电信
主题
2篇
接口协议
1篇
电路
1篇
电路设计
1篇
自同步
1篇
加扰
1篇
编码器
1篇
编码器设计
1篇
查找表
机构
2篇
中国地质大学
作者
2篇
姚亚峰
2篇
霍兴华
2篇
贾茜茜
1篇
刘建
1篇
陈登
传媒
1篇
电视技术
1篇
电子器件
年份
1篇
2015
1篇
2014
共
2
条 记 录,以下是 1-2
全选
清除
导出
排序方式:
相关度排序
被引量排序
时效排序
JESD204B接口协议中的8B10B编码器设计
被引量:8
2015年
基于JESD204B接口协议设计和实现了一种新型8B10B编码器。利用极性信息简化编码码表;利用3B4B与5B6B并行编码提升电路工作频率;利用人为加入一位均衡信息,减少逻辑处理层数。仿真结果表明,电路单元面积1 756 mm2、功耗1.13 m W及最大工作频率342 m Hz,相较于传统方法具有一定的改进且完全符合JESD204B协议规范。可应用于基于JESD204B接口协议的高速串行接口的设计中。
霍兴华
姚亚峰
贾茜茜
刘建
关键词:
查找表
JESD204B接口协议中的加扰电路设计
被引量:9
2014年
数据加扰有助于避免在高速串行传输中出现频谱杂散,对JESD204B协议规定的加扰电路进行了具体设计和实现。首先详细描述了协议要求,以8位并行加扰为例阐述了自同步加扰和解扰的电路原理,最后根据解扰器输出状态与初始状态值有关这一问题提出了改进的电路结构以及关键设计代码。仿真结果表明,该改进电路完全满足协议要求,可应用于JESD204B规范的高速串行接口电路设计。
霍兴华
姚亚峰
贾茜茜
陈登
全选
清除
导出
共1页
<
1
>
聚类工具
0
执行
隐藏
清空
用户登录
用户反馈
标题:
*标题长度不超过50
邮箱:
*
反馈意见:
反馈意见字数长度不超过255
验证码:
看不清楚?点击换一张