陈芳园
- 作品数:44 被引量:73H指数:5
- 供职机构:江南计算技术研究所更多>>
- 发文基金:国家自然科学基金国家教育部博士点基金国家高技术研究发展计划更多>>
- 相关领域:自动化与计算机技术更多>>
- 一种神经网络处理器
- 一种神经网络处理器,属于高性能计算技术领域。本发明包括:控制核心,用于控制各个功能单元上的运算和处理;张量/向量/标量处理阵列,集成有n*m个张量/向量/标量处理单元,用于进行张量/向量/标量计算;内存单元,包括共享内存...
- 李宏亮郝子宇陈左宁王迪王吉军陈芳园
- 多深度缓冲激活重发方法及装置
- 本发明实施例提供一种多深度缓冲激活重发方法及装置,所述方法包括:高速缓冲存储器接收到访存请求,获取访存请求的请求地址,根据请求地址判断访存请求是否命中;未命中则发送访存请求进入脱靶缓冲,并设置第一重发标识位;高速缓冲存储...
- 陈芳园过锋吴铁彬郝子宇谭弘兵
- 文献传递
- ADTA-1:一种嵌入式异构双核微处理器被引量:1
- 2009年
- 针对多核日益严重的功耗问题,利用异步技术在低功耗方面的优势,结合数据触发结构设计并实现了一种嵌入式异构双核微处理器(ADTA-1)。该设计将异步设计应用于嵌入式多核微处理器中,并在芯片中对异步微处理器进行了测试,验证了异步电路在多核微处理器中的有效性和低功耗特性,为进一步设计和实现低功耗异步多核微处理器进行了有益的探索。
- 陈芳园石伟任洪广王友瑞王志英陆洪毅
- 关键词:低功耗多核嵌入式微处理器
- 多核系统中基于动态松弛时间回收的节能实时调度算法被引量:2
- 2011年
- 许多嵌入式实时任务的实际执行时间往往小于最坏情况执行时间,因此可以产生大量的动态松弛时间。针对时限等于周期的偶发任务集,提出一种基于动态松弛时间回收的多核系统节能实时调度算法DSREM。该算法基于最优在线调度算法LRE-TL,利用TL面内节能实时调度思想,在每个TL面的提前完成时刻实现动态松弛时间回收,降低后续偶发任务的执行频率,实现更多的节能。同时该算法还在每个TL面的初始时刻、偶发任务的释放时刻实现动态电压和频率调节,保证了偶发任务集最优可调度性。经过系统的数学分析和仿真,结果表明,DSREM算法不仅保证了偶发任务集的最优可调度性,而且当任务集总负载超过某一个值后,其节能效果始终优于现有方法,尤其随着总负载的增加,节能效果会更好。
- 张冬松郭得科陈芳园吴彤吴飞金士尧
- 关键词:实时系统节能调度多核
- 低功耗微处理器中异步流水线设计被引量:2
- 2009年
- 随着工艺的不断进步及芯片上资源的不断增加,微处理器设计遇到了一系列问题:为芯片提供一个全局时钟网络越来越困难,时钟扭曲等问题越来越突出,芯片的功耗问题越来越严重。上述这些因素促使人们将注意力逐渐转向异步电路设计。在设计异步微处理器过程中,异步流水线的设计是一个非常重要的问题。首先总结了微处理器设计中出现的各种流水线结构,并给出了相应的异步实现;然后提出了一种异步流水线设计流程,用于加速异步流水线的设计;最后利用提出的流程设计实现了几种异步功能单元,实验结果表明异步电路能够有效降低电路的功耗。
- 石伟王友瑞陈芳园任洪广陆洪毅王志英
- 关键词:低功耗流水线异步电路
- 伪运算在乘法器设计中的应用
- 针对64位乘法,本文提出了BOOTH算法部分积产生规则控制通路的伪1变换策略来降低延迟,还针对传统的Wallace树型乘法器进行改进优化,引入了预伪加的方法,不仅减少了延迟,也降低了电路复杂性。结合流水线设计技术,这种改...
- 陈芳园沈立戴葵刘芸
- 关键词:BOOTH算法WALLACE树乘法器
- 文献传递
- 一种支持写暗示的硬件高速缓存数据装入方法
- 本发明包括下述步骤:S1、确定需要目标主存的主存数据行的地址信息,该地址信息由写暗示指令携带;S2、通过CPU向目标Cache发出写暗示指令,所述写暗示指令生成写暗示标记,并且将要携带的目标主存的主存数据行地址映射为目标...
- 过锋陈芳园高红光吴珊赵冠一孙红辉陈正博
- 文献传递
- 异构多核处理器体系结构设计研究被引量:27
- 2011年
- 多核技术成为当今处理器发展的重要方向,异构多核处理器由于可将不同类型的计算任务分配到不同类型的处理器核上并行处理,从而为不同需求的应用提供更加灵活、高效的处理机制而成为当今研究的热点。本文从体系结构的角度探讨了异构多核处理器设计中的关键点,从内核结构、互连方式、存储系统、操作系统支持、测试与验证、动态电压调节等方面分析了异构多核处理器对体系结构设计带来的挑战。最后本文针对高性能应用和嵌入式实时应用分析了异构多核在这两种应用中的设计关键点,指出了高性能异构多核在性能提升、内核数量以及嵌入式异构多核在实时性、低能耗需求等方面的设计难点和研究方向。
- 陈芳园张冬松王志英
- 关键词:多核处理器异构多核处理器体系结构嵌入式实时系统
- 浮点处理单元设计关键技术研究与实现
- 近60年来,随着微电子技术和集成电路工艺的飞速进步,微处理器有了惊人的发展,性能迅速得到提高。与此同时,要想满足微处理器高性能的要求,关键路径上的浮点处理单元(FPU)的运算速度必须足够快。 现有的一些处理器中的浮点处理...
- 陈芳园
- 关键词:浮点处理单元BOOTH算法浮点乘法器
- 多虚通道传输时共享与私有相结合的缓冲设计方法与装置
- 本发明提供多虚通道传输时共享与私有相结合的缓冲设计方法与装置,属于计算机体系结构与处理器微结构设计技术领域。该多虚通道传输时共享与私有相结合的缓冲设计方法与装置包括如下步骤:S1:发送器获取缓冲条目中的待发送网络包的类型...
- 唐勇严忻恺杨萱施晶晶张昆高红光吴铁彬陈芳园
- 文献传递