您的位置: 专家智库 > >

广西高等学校科研项目(2013LX092)

作品数:3 被引量:1H指数:1
相关作者:余玲李克俭更多>>
相关机构:广西科技大学更多>>
发文基金:广西高等学校科研项目更多>>
相关领域:自动化与计算机技术机械工程更多>>

文献类型

  • 3篇中文期刊文章

领域

  • 2篇自动化与计算...
  • 1篇机械工程

主题

  • 2篇基于FPGA
  • 1篇电路
  • 1篇电路结构
  • 1篇定时器
  • 1篇读出
  • 1篇多操作
  • 1篇运算器
  • 1篇阵列
  • 1篇仲裁
  • 1篇现场可编程
  • 1篇现场可编程门...
  • 1篇门阵列
  • 1篇可编程门阵列
  • 1篇可重构
  • 1篇核设计
  • 1篇PLC
  • 1篇IP核
  • 1篇IP核设计
  • 1篇存储器
  • 1篇存储器设计

机构

  • 3篇广西科技大学

作者

  • 3篇余玲
  • 1篇李克俭

传媒

  • 1篇大众科技
  • 1篇科技创新与应...
  • 1篇轻工科技

年份

  • 1篇2015
  • 2篇2013
3 条 记 录,以下是 1-3
排序方式:
基于FPGA的PLC并行逻辑运算器的设计
2013年
PLC控制系统需要处理的逻辑运算指令为多操作位指令,根据每条指令所带的操作位个数不同,设计了一种能满足PLC逻辑运算的逻辑运算器。阐述了逻辑运算器的结构组成,并对各功能模块进行了说明,最后通过功能仿真与测试来验证逻辑运算器的功能,从测试结果分析,设计的逻辑运算器满足设计要求。设计的逻辑运算器可对保存的一段程序进行运算,并将运算结果按照要求保存至对应的存储器中,降低程序的执行时间,提高系统工作效率。
余玲李克俭
关键词:PLC
基于FPGA的可重构定时器IP核设计被引量:1
2015年
微处理器内部嵌入的定时器数量有限,虽然有外扩3个16位定时器的芯片,但难以满足需求。因此应用FPGA研制具有7个16位定时器IP核,设计命令字,设置命令字可以组成3个32位定时器,4个基准定时单位的选择,自动装载定时参数,能够与微处理器接口,提高微处理器的定时操作处理效率。阐述定时器系统的结构和各组成模块的工作原理,定时器定时计数的流程图。以定时器IP核与89C51单片机接口为例,说明定时器IP核的初始化编程步骤,定时运行过程中的应用方法。
余玲
关键词:定时器现场可编程门阵列电路结构
具有读出仲裁的两读出一写入存储器设计
2013年
应用FPGA中的D触发器,采用自下而上的方法设计存储器各功能模块,逐步构建出具有读出仲裁的两读出一写入存储器。论文主要研究和设计4K×16位两读出一写入存储器,设计的存储器能够同时进行读操作,也能够对同一个存储单元进行并行的读操作,当存储器同时对某个存储单元进行读写操作时,存储器还具有读出仲裁的功能。最后,经过分析与测试可知,设计的存储器满足设计要求。两读出一写入存储器简化了运算类指令分时传输两个源操作数的寻址过程,提高了微处理器的运行速度。
余玲
关键词:存储器
共1页<1>
聚类工具0