黑勇
作品数: 253被引量:256H指数:7
  • 所属机构:中国科学院微电子研究所
  • 所在地区:北京市
  • 研究方向:电子电信
  • 发文基金:国家自然科学基金

相关作者

乔树山
作品数:147被引量:167H指数:6
供职机构:中国科学院微电子研究所
研究主题:低功耗 OFDM系统 正交频分复用 OFDM 电力线通信系统
周玉梅
作品数:290被引量:146H指数:5
供职机构:中国科学院微电子研究所
研究主题:低功耗 流水线ADC 支路电流 存储器 电路
刘海南
作品数:240被引量:48H指数:4
供职机构:中国科学院微电子研究所
研究主题:集成电路 输入端 存储器 单粒子 单粒子翻转
仇玉林
作品数:105被引量:237H指数:8
供职机构:中国科学院微电子研究所
研究主题:低功耗 电路结构 异步 集成电路 TURBO码
陈黎明
作品数:29被引量:23H指数:3
供职机构:中国科学院微电子研究所
研究主题:低功耗 数字助听器 电路 亚阈值 译码电路
极低功耗单片AC/DC电源管理IC的设计被引量:1
2012年
为了进一步降低AC/DC电源管理IC在正常工作和待机工作时的功耗,本文从分析整个系统的功耗出发,分别设计出相应的电路,有针对性的降低每一部分功耗,从而降低整个系统的功耗,提高系统的效率.整个系统实现控制电路和大功率管的单片集成,采用QR、PFM和BURST三种工作模式.在CSMC 1μm 700VBCD工艺下完成了整个系统的设计和仿真验证.仿真结果表明,该电源管理IC达到了预期的性能要求.
姜伟赵野黑勇
关键词:AC/DC低功耗启动电路
一种OFDM系统的交织方法和装置
本发明涉及一种OFDM系统的交织方法和装置,属于通信领域。该OFDM系统的交织方法,包括:步骤1,对串行数据流进行串并变换形成并行数据流;步骤2,将交织器拆分为素数个RAM,根据交织器的读写地址计算所述RAM的地址和所述...
乔树山黑勇
文献传递
基于CMMB系统的同步设计与实现被引量:1
2009年
同步实现对于OFDM基带接收系统而言至关重要,对于面向移动多媒体的基带芯片设计,同步的性能和低功耗设计更是很大的挑战。结合中国移动多媒体广播系统(CMMB)帧结构、调制及其传输信道的特征,提出了适用于多径衰落信道、高载波频偏环境下的OFDM系统时间和载波频率同步方案,并在硬件实现中从算法优化、硬件构架设计两个方面进一步降低同步功耗。
毛剑慧黑勇乔树山
关键词:CMMBOFDM低功耗
一种用于传感器的读出电路
本发明涉及一种高可靠的传感器读出电路,包括两级运算放大器、斩波器、缓冲器和2阶3bit量化Sigma-Delta模数转换器;其中两级运算放大器在闭环工作状态下,通过电阻比将传感器输出的微弱电压信号放大;输入、输出斩波器用...
陈铖颖黑勇范军胡晓宇刘海南
文献传递
一种消除基于OFDM系统的子载波间干扰的方法
本发明公开了一种消除基于OFDM系统的子载波间干扰的方法,该方法包括:在时间域上计算当前OFDM帧符号中每个子载波的相角偏差θ(i,j),并进行时间域相角补偿;以及同时对OFDM系统的频率域进行均衡运算。利用本发明,可以...
毛剑慧黑勇周玉梅
文献传递
OFDM电力线通信系统的相位噪声估计与补偿被引量:2
2012年
OFDM电力线通信系统对相位噪声非常敏感。由于电力线信道噪声大、衰减强,OFDM信号通过后发生严重失真,基于导频的公共相位误差估计效果变差。提出一种更可靠的相位噪声估计和补偿算法,能够更准确地估计公共相位误差。仿真结果表明该方法能够有效地抑制相位噪声。
赵慧冬黑勇乔树山
关键词:OFDM电力线通信相位噪声
MB-OFDM UWB系统中高吞吐率Viterbi译码器的实现被引量:2
2008年
提出了一种用于MB-OFDM UWB系统的高吞吐率低功耗Viterbi译码器结构.该结构利用基4蝶形单元的对称性,降低了Viterbi译码器的实现复杂度.采用SMIC0.13μm CMOS工艺设计并实现了该译码器,在时钟频率为240MHz时,它的最大数据吞吐率为480Mb/s,功耗为135mW.在加性高斯白噪声信道下,它的误码率十分接近理论仿真值.该译码器可用于MB-OFDM UWB系统以及其他高吞吐率低功耗的通信系统中.
李刚黑勇仇玉林
关键词:VITERBI译码器MB-OFDMWPANASIC
基于阈值方法的OFDM系统信道估计设计被引量:4
2009年
结合中国移动多媒体广播系统(CMMB)帧结构、调制及其传输信道的特征,分析维纳插值算法,并且提出阈值信道估计算法及其硬件实现结构,从而降低信道估计模块的硬件功耗。
毛剑慧黑勇乔树山吴斌
关键词:CMMBOFDM信道估计
一种对容错存储单元的晶体管进行布局的方法
本发明公开了一种对容错存储单元的晶体管进行布局的方法,采用该方法的晶体管布局对应于双重互锁结构,该方法包括:在PMOS版图上放置4个PMOS管,且在中间两个PMOS管之间插入PMOS写入管和作为存储单元控制门的PMOS管...
杨献闫珍珍蒋见花刘海南黑勇周玉梅
基于无冲突地址生成的高性能FFT处理器设计被引量:2
2007年
提出一种基于存储器交织架构的FFT处理器设计方法,并且针对基-8FFT提出一种无冲突地址生成算法,数据按帧进行操作。每个存储器均划分为8个独立的存储体,通过对循环移位寄存器译码,蝶式运算单元并行无冲突读写操作数,8通道输入数据进行并行的复数乘法运算。每级运算引入完全流水,减少了运算的时钟周期开销,同时推导出局部流水线设计必须满足的不等式条件。输入、输出存储器采用乒乓操作,按帧轮换,FFT运算连续输入、输出,采样频率与系统工作频率一致,具有很好的实时性,运算精度通过块浮点得到保证。该设计方法可以扩展至基-16FFT处理器设计。
王江黑勇郑晓燕仇玉林
关键词:快速傅立叶变换