搜索到1151篇“ 编译码器“的相关文章
- 基于高速存储平台的高性能RS编译码器设计
- 2024年
- 目前,星载高速存储设备中采用商用RS编译码IP核来实现数据纠错功能,能够实现的编译码最高速率为800 Mbps,只能依靠多个IP核同时工作达到吉比特高速数据存取速率的要求。星载存储数据发生错误的主要原因是存储区单粒子翻转和存储介质本身特性产生的单比特数据错误。针对星载存储数据的误码特性,本文提出一种RS编译码改进算法,通过对编码算法中的剩余多项式及译码算法中的伴随多项式进行降次处理,减小编译码过程中运算的迭代次数及计算量,以及对编译码算法中的基本运算单元有限域乘法器采用子项复用技术,实现对传统RS编译码算法的改进。结果表明改进后的编译码器能达到最高数据速率为10.5 Gbps,编码器资源较单个商用IP核减少15%,译码器资源减少40%,能够满足后续高速存储平台的应用要求。
- 丁琳孙建伟武振平
- 关键词:RS编译码
- 构建可配置的高码率Turbo编译码器的方法和系统
- 本发明提供了一种构建可配置的高码率Turbo编译码器的方法和系统,包括:编码器进行CRC编码;编码器生成交织索引表;编码器进行Turbo预编码;编码器进行Turbo正式编码;编码器进行串行数据输出;射频发射;射频接收;译...
- 李冬潘雅茹王秋云陈海军张锐程敏敏贾斌
- LDPC编译码器设计与FPGA实现
- 2024年
- 设计了基于CCSDS标准下的码字为(8176,7154)、码率为7/8的低密度奇偶校验码(LDPC)的编码器和译码器,并在FPGA开发板上进行了硬件实现。基于直接编码理论,用伪随机序列发生器产生信息位进行编码,以循环移位寄存器为编码器的核心,采取移位寄存累加器(SRAA)结构实现了快速编码运算。将编码后的数据在MATLAB中进行信道仿真后,基于比特翻转译码算法原理设计了一种译码迭代次数可变的硬判决译码器,避免了在超过或接近译码极限时硬判决译码的误码率会随迭代次数增加而大幅上升的情况。然后,在不同信噪比条件下比较了译码性能,译码器在连续传输两帧数据时能纠错85位左右错误码字。最后,在工作频率200MHz的条件下进行了编译码器的硬件实现测试,证明了该译码器具有良好的译码性能和较低的硬件复杂度。
- 吴逍李宇鹏薛佳欣
- 关键词:LDPC码编码器译码器FPGA
- 一种基于FPGA的综合编译码器及方法
- 本发明公开了一种基于FPGA的综合编译码器及方法,综合编译码器包括通信控制单元和分别与通信控制单元连接的询问编码单元、询问译码单元、应答编码单元和应答译码单元。本发明基于FPGA通过EMIAF与上位机通信,通过SPI、L...
- 段建军程旗郭小杰邹亮
- Polar码编译码器的设计与FPGA实现
- 从信息论被提出开始,信道编码技术已历经多年的发展,它的重点是通过选择适当的编译码技术来满足可靠通信的需求。Polar码是一类新兴的信道编码方法,它作为首个被理论证明可以达到二进制输入离散无记忆对称信道(Binary-In...
- 王亚桁
- 关键词:FPGA实现
- RS-Turbo级联编译码器的研究与实现
- 近年来,随着智能驾驶、远程手术、智能农业等各个领域的兴起,信息在通信系统中的有效性和可靠性越来越重要。信道编码是增加数据通信可靠性的重要方法之一,但在对数据传输速度以及可靠性要求越来越高的今天,应用单一码型在同等的资源配...
- 安迪
- 关键词:编译码器级联码RS码TURBO码
- 准循环LDPC编译码方法、装置及LDPC编译码器
- 本发明提供了一种准循环LDPC编译码方法、装置及LDPC编译码器,其中,该方法包括:从母基础矩阵集合中确定低密度奇偶校验LDPC编码所使用的基础矩阵,其中,LDPC编码所使用的基础矩阵中包括:第一类元素和第二类元素,第一...
- 李立广徐俊许进
- 准循环LDPC编译码方法、装置及LDPC编译码器
- 本发明提供了一种准循环LDPC编译码方法、装置及LDPC编译码器,其中,该方法包括:从母基础矩阵集合中确定低密度奇偶校验LDPC编码所使用的基础矩阵,其中,LDPC编码所使用的基础矩阵中包括:第一类元素和第二类元素,第一...
- 李立广徐俊许进
- 基于自动编译码器的端到端无线通信系统FPGA实现被引量:1
- 2023年
- 基于自动编译码器的通信系统是近年来无线通信的一个热门研究领域,如何将其部署在嵌入式设备中具有非常重要的实践意义。提出了一种基于自动编译码器的端到端无线通信系统的FPGA设计方案,在FPGA上部署基于自动编译码器的端到端无线通信系统,使用AD9361射频芯片作为射频前端处理模块,实现真正意义上的空中传输。并且对系统中的卷积神经网络设计了硬件加速方案,在卷积计算单元内进行并行性探索,设计了流水线架构,加速卷积运算。对于存储单元,采用双缓冲设计,利用乒乓操作,提高数据通信速率。实验结果表明,在不同的调制方式下,系统实测误块率与在瑞利信道下的仿真结果相接近。在误块率相当的情况下,与通用CPU Intel i5-9300相比,所设计的系统的网络推理速度提升了3.98倍。与英伟达1650 GPU相比,功耗约是它的0.18倍。
- 黄沛昱高磊宋佳波
- 关键词:FPGA流水线
- 面向CCSDS标准的(8176,7154)LDPC码编译码器设计与FPGA实现
- 卫星通信的发展降低了人们日常通信的成本,随着对吞吐量和编码增益的需求逐步提高,LDPC码凭借其低误码平层、高编码增益以及逼近香农限的理论性能等优势受到了广泛关注。在2007年,国际空间数据系统咨询委员会(CCSDS)将两...
- 李阳羿
- 关键词:卫星通信LDPC码CCSDS编译码器FPGA实现
相关作者
- 徐俊

- 作品数:722被引量:7H指数:2
- 供职机构:中兴通讯股份有限公司
- 研究主题:终端 比特 信令 信道状态信息 无线通信
- 李立广

- 作品数:103被引量:0H指数:0
- 供职机构:中兴通讯股份有限公司
- 研究主题:比特 LDPC 低密度奇偶校验 基础矩阵 速率匹配
- 周灵军

- 作品数:5被引量:1H指数:1
- 供职机构:西南交通大学
- 研究主题:编译码器 LOG-MAP 译码器 FPGA设计 复数旋转码
- 许进

- 作品数:369被引量:5H指数:2
- 供职机构:中兴通讯股份有限公司
- 研究主题:比特 存储介质 发送 速率匹配 编码方法
- 范平志

- 作品数:262被引量:1,003H指数:15
- 供职机构:西南交通大学信息科学与技术学院
- 研究主题:移动通信 译码 CDMA 码分多址 基站